【专利下载】【专利代理】【商标和版权申请】Tel:18215660330

半导体封装的制作方法

专利查询3月前  43

【专利下载】【专利代理】【商标和版权申请】Tel:18215660330


半导体封装
1.相关申请的交叉引用
2.本技术要求于2020年9月7日在韩国知识产权局递交的韩国专利申请no.10-2020-0113791的优先权,其公开内容通过引用整体并入本文中。
技术领域
3.本公开涉及一种半导体封装。


背景技术:

4.已开发了用于在单个封装中嵌入多个半导体芯片的系统级封装(sip)技术。具有硅通孔(tsv)的插入衬底已用于在封装中形成将半导体芯片彼此连接的精细互连。


技术实现要素:

5.示例实施例提供了一种具有改善的可靠性的半导体封装。
6.根据示例实施例,一种半导体封装包括:基底衬底,包括第一互连结构;插入衬底,包括:具有面向基底衬底的第一表面和与第一表面相对的第二表面的半导体衬底、在第二表面上并且包括第二互连结构的互连区域、延伸通过半导体衬底并且将第二互连结构电连接到第一互连结构的通孔、以及在第一表面的至少一部分上的钝化层;多个连接凸块,在基底衬底与插入衬底之间,并且将通孔电连接到第一互连结构;底部填充树脂,位于基底衬底与插入衬底之间的空间中;以及第一半导体芯片和第二半导体芯片,在插入衬底的互连区域上,并且通过第二互连结构彼此电连接。插入衬底具有其中包括多个连接凸块的第一区域以及与第一区域的外围相邻的第二区域和第三区域,并且钝化层在第一区域和第二区域中并且包括在第二区域中的第一压纹图案。
7.根据示例实施例,一种半导体封装包括:插入衬底,具有包括多个通孔的第一区域、与第一区域的外围相邻的第二区域、以及与第二区域的外围相邻的第三区域;钝化层,位于插入衬底的第一表面上并处于第一区域和第二区域中,其中钝化层的表面包括第二区域中的第一压纹图案;以及多个半导体芯片,在插入衬底的第二表面上。第二区域与插入衬底的边缘间隔开,并且第三区域在第二区域与插入衬底的边缘之间。
8.根据示例实施例,一种半导体封装包括:插入衬底,包括具有第一表面和与第一表面相对的第二表面的半导体衬底、在第二表面上并且包括互连结构的互连区域、在第一表面上的多个凸块焊盘、在第一表面上与多个凸块焊盘的外围相邻的多个虚设图案、延伸通过半导体衬底并且将互连结构电连接到多个凸块焊盘的多个通孔、以及在多个凸块焊盘和多个虚设图案上的钝化层;以及第一半导体芯片和第二半导体芯片,在插入衬底上,并且通过互连结构彼此电连接。钝化层与插入衬底的边缘间隔开预定距离,并且具有沿多个虚设图案的表面弯曲的压纹图案。
附图说明
9.通过结合附图的以下具体实施方式,将更清楚地理解本公开的上述和其他方面、特征和优点。
10.图1a是示出了根据示例实施例的用于制造半导体封装的插入衬底的晶片的一部分的平面图。
11.图1b是根据示例实施例的半导体封装的截面图。
12.图1c是图1b的区域“a”的局部放大图。
13.图1d是示出了图1b的插入衬底的下表面的平面图。
14.图1e是示出了在图1b的半导体封装中出现的裂纹的蔓延(propagation)路径的平面图。
15.图1f是示出了在图1b的半导体封装中出现的裂纹的蔓延路径的截面图。
16.图2是示出了图1b的半导体封装中的一些组件的修改示例的截面图。
17.图3a和图3b是根据示例实施例的半导体封装的截面图。
18.图4a和图4b是示出了图3a的半导体封装中的一些组件的修改示例的截面图。
19.图5a至图5c是示出了根据各种示例实施例的半导体封装的插入衬底的平面图。
20.图6是根据示例实施例的半导体封装的截面图。
21.图7是根据示例实施例的半导体封装的截面图。
22.图8是根据示例实施例的半导体封装的截面图。
23.图9a至图9g是示出了制造图1b的半导体封装中的一些组件的方法的示意性截面图。
具体实施方式
24.在下文中,将参考附图来描述示例实施例。
25.图1a至图1f是示出了根据示例实施例的半导体封装1000a的图。图1a是示出了根据示例实施例的用于制造半导体封装的插入衬底100的晶片wr的一部分的平面图,图1b是根据示例实施例的半导体封装1000a的截面图,并且图1c是图1b的区域“a”的局部放大图。图1d是示出了图1b的插入衬底100的下表面的平面图,并且图1e和图1f是分别示出了在图1b的半导体封装1000a中出现的裂纹的蔓延路径的平面图和截面图。图1b的插入衬底示出了沿图1d的线i-i'截取的竖直截面图。图1b的半导体封装1000a示出了沿图1e的线ii-ii'截取的竖直截面图。
26.参考图1a,用于制造插入衬底100的晶片wr可以包括多个主要区域(或者,芯片区域)mr和划线道(scribe lane)区域或区sl。多个主要区域mr中的每个主要区域可以包括其中形成有多个硅通孔的区域。多个主要区域mr可以通过划线道区sl彼此间隔开。
27.划线道区域sl可以是在晶片wr上制造主要区域mr的工艺完成之后在锯切工艺期间沿其切割晶片wr以将各个插入衬底100彼此分开的区域。划线道区域sl可以包括接触区域sla和非接触区域slb。接触区域sla在锯切工艺中与锯片接触,而非接触区slb在锯切工艺中不与锯片接触。考虑到工艺误差,非接触区域slb可以是边沿区域。在锯切工艺中,接触区域sla的一部分可能会保留而不会被去除。通过锯切工艺彼此分开的插入衬底100中的每个插入衬底可以包括接触区域sla中的在非接触区域slb周围部分保留的区域。因此,插入
衬底100可以包括与主要区域mr相对应的第一区域r1、与非接触区域slb相对应的第二区域r2、以及第三区域r3,即,接触区域sla中的在锯切工艺之后保留的区域。在本文中使用术语“第一”、“第二”等仅为了将一个元件或区域与另一个元件或区域区分开。主要区域mr和非接触区域slb可以覆盖有钝化层140。如本文中所使用的那样,“覆盖”或“围绕”或“填充”另一元件或区域的元件或区域可以完全或部分地覆盖或围绕或填充该另一元件或区域。
28.例如,划线道区域sl的宽度可以在约300微米(μm)至350μm的范围内,并且锯条的宽度可以在约40μm至60μm的范围内。接触区域sla的宽度可以在约80μm至100μm的范围内,并且非接触区域slb的宽度可以在通过将划线道区域sl的宽度减去接触区域sla的宽度而得到的范围内。在接触区域sla的锯切工艺之后保留的区域r3的宽度可以为约10μm或更多。
29.参考图1b,半导体封装1000a可以包括基底衬底10、插入衬底100、多个半导体芯片20、多个连接凸块31、32和33、以及底部填充树脂40。
30.基底衬底10可以包括衬底主体11、分别设置在衬底主体11的下表面和上表面上的焊盘12和13、以及将焊盘12和13彼此电连接的第一互连结构14。基底衬底10可以被配置为其上安装有插入衬底100和半导体芯片20的支撑衬底,并且可以被配置为半导体封装的衬底,包括印刷电路板(pcb)、陶瓷衬底、玻璃衬底和带状布线板。
31.衬底主体11可以根据基底衬底10的类型而包括各种材料。例如,当基底衬底10是印刷电路板时,衬底主体11可以被配置为覆铜层压板或包括堆叠在其横截面或两个表面上的互连层的覆铜层压板。涂覆有阻焊剂的下保护层和上保护层可以分别形成在衬底主体11的下表面和上表面上。
32.焊盘12和13以及第一互连结构14可以形成将基底衬底10的下表面与上表面连接的电路径。焊盘12和13以及第一互连结构14可以包括合金,该合金包括以下项之中的至少一种或者两种或更多种:铜(cu)、铝(al)、镍(ni)、银(ag)、金(au)、铂(pt)、锡(sn)、铅(pb)、钛(ti)、铬(cr)、钯(pd)、铟(in)、锌(zn)和碳(c)。第一互连结构14可以包括:形成在衬底10中的单个互连层或多个互连层、以及将互连层彼此连接的过孔。
33.多个半导体芯片20可以安装在插入衬底100上,并且可以通过插入衬底100的前侧上的互连区域130或第二互连结构132彼此电连接。多个半导体芯片20可以包括第一半导体芯片21和第二半导体芯片22,第一半导体芯片21和第二半导体芯片22包括不同类型的集成电路。第一半导体芯片21可以包括逻辑芯片,例如中央处理单元(cpu)、图形处理单元(gpu)、现场可编程门阵列(fpga)、数字信号处理器(dsp)、密码处理器、微处理器、微控制器、模数转换器或专用集成电路(asic)。第二半导体芯片22可以包括:易失性存储器器件(例如,动态随机存取存储器(dram)或静态随机存取存储器(sram))、非易失性存储器器件(例如,相变随机存取存储器(pram)、磁随机存取存储器(mram)、电阻随机存取存储器(rram)或闪存)、或者高性能存储器器件(例如,高带宽存储器(hbm)或混合存储器立方体(hmc))。
34.多个连接凸块31、32和33可以具有倒装芯片连接结构,该倒装芯片连接结构例如具有焊球、导电凸块、或者诸如引脚栅格阵列、球栅格阵列或接点栅格阵列之类的栅格阵列。多个连接凸块31、32和33可以包括合金,该合金包括以下项之中的至少一种或者两种或更多种:铜(cu)、铝(al)、镍(ni)、银(ag)、金(au)、铂(pt)、锡(sn)、铅(pb)、钛(ti)、铬(cr)、钯(pd)、铟(in)、锌(zn)和碳(c)。例如,多个连接凸块31、32和33可以包括合金,该合金包括
锡(sn)(例如,sn-ag-cu)。
35.基底衬底10的下表面上的第一连接凸块31可以将第一互连结构14与外部设备(例如,主板)进行物理连接和电连接。设置在基底衬底10与插入衬底100之间的第二连接凸块32可以将插入衬底100的通孔120和基底衬底10的第一互连结构14彼此物理连接和电连接。半导体芯片20的下表面上的第三连接凸块33可以将半导体芯片20与插入衬底100的第二互连结构130彼此物理连接和电连接。第一连接凸块至第三连接凸块31、32和33可以具有不同的尺寸。第一连接凸块31可以具有比第二连接凸块32和第三连接凸块33中的每一个的尺寸大的尺寸,并且第二连接凸块32可以具有比第三连接凸块33的尺寸大的尺寸。
36.底部填充树脂40可以部分或完全地填充插入衬底100与基底衬底10之间的空间,并且可以围绕第二连接凸块32。底部填充树脂40可以延伸到插入衬底100的边缘,以覆盖插入衬底100的侧表面s3的一部分。底部填充树脂40可以包括绝缘聚合物,例如,环氧树脂。在半导体封装1000a的热循环(tc)测试中,在围绕插入衬底100的底部填充树脂40的边缘部分和拐角部分中可能会出现裂纹(参见图1e和图1f)。裂纹可以沿插入衬底100的下表面蔓延,并且可以引起插入衬底100与底部填充树脂40之间的界面分层。在示例实施例中,压纹图案可以引入到插入衬底100的后侧上的钝化层140的边缘中,以减少或防止由裂纹引起的插入衬底100与底部填充树脂40之间的界面分层。
37.插入衬底100可以包括半导体衬底110、通孔120、互连区域130和钝化层140。与第二连接凸块32和第三连接凸块33接触的多个凸块焊盘101和102可以分别设置在插入衬底100的下表面和上表面上。凸块焊盘101和102可以被设置为嵌入在插入衬底100的下表面和上表面中。在这种情况下,凸块焊盘101和102的侧表面可以被由氧化硅、氮化硅或其组合形成的绝缘层围绕。凸块焊盘101和102可以包括合金,该合金包括以下项之中的至少一种或者两种或更多种:铜(cu)、铝(al)、镍(ni)、银(ag)、金(au)、铂(pt)、锡(sn)、铅(pb)、钛(ti)、铬(cr)、钯(pd)、铟(in)、锌(zn)和碳(c)。
38.半导体衬底110可以设置在基底衬底10上,并且可以具有面向基底衬底10的第一表面s1以及与第一表面s1相对的第二表面s2。半导体衬底110可以是半导体晶片。半导体衬底110可以包括诸如硅(si)和锗(ge)之类的半导体元素、或者诸如碳化硅(sic)、砷化镓(gaas)、砷化铟(inas)和磷化铟(inp)之类的化合物半导体。半导体衬底110的底侧或后侧可以覆盖有由氧化硅、氮化硅或其组合形成的绝缘层。
39.通孔120可以是在竖直方向(z方向)上穿透半导体衬底110的硅通孔(tsv)。通孔120可以提供将插入衬底100的下表面和上表面上的凸块焊盘101和102彼此连接的电路径。通孔120可以将插入衬底100上的第二互连结构130与基底衬底10的第一互连结构14彼此电连接。通孔120可以包括导电插塞121以及围绕导电插塞121的阻挡层122。导电插塞121可以包括金属,例如,钨(w)、钛(ti)、铝(al)或铜(cu)。可以使用电镀工艺、物理气相沉积(pvd)工艺或化学气相沉积(cvd)工艺来形成导电插塞121。阻挡层122可以包括绝缘阻挡层或/和导电阻挡层。绝缘阻挡层可以包括氧化物、氮化物、碳化物、聚合物或其组合。导电阻挡层可以设置在绝缘阻挡层与导电插塞121之间。导电阻挡层可以例如包括金属化合物,例如氮化钨(wn)、氮化钛(tin)或氮化钽(tan)。可以使用pvd工艺或cvd工艺来形成阻挡层122。
40.互连区域130可以设置在插入衬底100的顶侧或前侧上或半导体衬底110的第二表面s2上,并且可以包括第一层间绝缘层131和第二互连结构132。第一层间绝缘层131可以设
置在半导体衬底110的第二表面s2上,并且可以包括氧化硅或氮化硅。第二互连结构132可以将多个半导体芯片20互连,或者可以将多个半导体芯片20连接到基底衬底10。第二互连结构132可以包括单金属互连或多金属互连以及接触过孔。接触过孔可以将金属互连彼此连接,或者可以将金属互连与上凸块焊盘102彼此连接。第二互连结构132可以将通孔120与上凸块焊盘102彼此电连接和物理连接。
41.钝化层140可以设置在插入衬底100的底侧或后侧上,并且可以覆盖第一表面s1的至少一部分。钝化层140可以覆盖插入衬底100的除插入衬底100的边缘之外的其他部分。钝化层140可以具有被形成为暴露插入衬底100的下凸块焊盘101的一部分的开口,并且第二连接凸块32可以设置在该开口中。在示例实施例中,压纹图案可以形成在钝化层140的边缘上,以减少或防止在底部填充树脂40中出现的裂纹沿插入衬底100的下表面蔓延。钝化层140可以包括绝缘聚合物,例如,光敏聚酰亚胺(pspi)。
42.连同图1c一起参考图1a和图1b,在半导体封装1000a中,插入衬底100可以具有:第一区域r1,其中包括多个第二连接凸块32;以及第二区域r2和第三区域r3,在第一区域r1的外围外部或与第一区域r1的外围相邻,第二区域r2和第三区域r3中可以没有第二连接凸块32。钝化层140可以设置在第一区域r1和第二区域r2中,并且可以包括第二区域r2中的第一压纹图案141。第二区域r2和第三区域r3可以是或对应于锯切工艺之前的划线道区域sl。第二区域r2的宽度w1可以大于第三区域r3的宽度w2。第三区域r3可以在与插入衬底100的边缘eg2相距与宽度w2相对应的第一距离的范围内。与宽度w2相对应的第一距离可以为约10μm或更多,例如在10μm至50μm的范围内。
43.半导体衬底110的与第三区域r3相对应的第一表面s1或插入衬底100的下表面可以与底部填充树脂40直接接触,并且可以没有钝化层140。如本文中所使用的那样,当层或元件被称为“直接”或“紧密”在另一层或元件上或者接触或邻近另一层或元件时,不存在中间层或元件。在tc测试期间,在底部填充树脂40的边缘中出现的裂纹可能会沿半导体衬底110的与第三区域r3相对应的第一表面s1以及插入衬底100的下表面引起底部填充树脂40与插入衬底100之间的界面分层。另外,当裂纹蔓延到多个第二连接凸块32之中的最外面的第二连接凸块32a或向第一区域r1的内部蔓延时,插入衬底100的连接可靠性可能会劣化。
44.在示例实施例中,钝化层140的第一压纹图案141可以与底部填充树脂40直接接触,以减少或防止由裂纹引起的界面分层。另外,可以减少或防止裂纹蔓延到第一区域r1的最外面的第二连接凸块32a,以确保插入衬底100的连接可靠性。用于减少或防止裂纹的钝化层140的高度可以为约1μm或更多。例如,钝化层140的高度可以在1μm至5μm的范围内。钝化层140的高度可以指从半导体衬底110的第一表面s1到第一压纹图案141的凸出部分的高度(即,沿竖直或z方向)。
45.连同图1d一起参考图1b和图1c,在半导体封装1000a中,插入衬底100可以具有:包括以矩阵形式布置的多个通孔120的第一区域r1、与第一区域r1的外围相邻或连续围绕第一区域r1的第二区域r2、以及与第二区域r2的外围相邻或连续围绕第二区域r2的第三区域r3。第二区域r2可以被设置为围绕第一区域r1的边缘或边界eg1。钝化层140可以设置在插入衬底100的一个表面上,并且可以覆盖第一区域r1和第二区域r2。第一压纹图案141可以设置在第二区域r2中的钝化层140的表面上。第一压纹图案141可以包括布置在第二区域r2中的多个点状结构。第二区域r2可以通过第三区域r3与插入衬底100的边缘eg2间隔开。多
个半导体芯片20可以设置在插入衬底100的另一个表面上。图1d中所示的下凸块焊盘101可以分别限定对应的通孔120的位置。
46.参考图1e和图1f,可以确认在根据示例实施例的半导体封装1000a中存在裂纹蔓延路径。在tc测试期间,在底部填充树脂40的外部出现的裂纹cr可以沿插入衬底100的下表面蔓延到第一区域r1。在钝化层140的边缘中形成的第一压纹图案141可以与底部填充树脂40直接接触,以防止裂纹cr的蔓延。第一压纹图案141可以与插入衬底100的主要区域或第一区域r1的外围相邻或围绕插入衬底100的主要区域或第一区域r1,并且可以减少或防止由裂纹cr引起的对插入衬底100的损坏。
47.图2是示出了图1b的半导体封装1000a中的一些组件的修改示例的截面图。图2示出了图1b的半导体封装1000a中的插入衬底100的修改示例。
48.参考图2,修改的插入衬底100a可以包括钝化层140,钝化层140还包括第二压纹图案142。第一区域r1的边缘或边界eg1可以与多个第二连接凸块32之中的最外面的第二连接凸块32a间隔开预定距离。钝化层140还可以包括在第一区域r1的边缘或边界eg1与最外面的第二连接凸块32a之间(即,在第二区域r2与最外面的第二连接凸块32a之间)的第二压纹图案142。第二压纹图案142可以进一步增大与底部填充树脂40的接触面积。另外,第二压纹图案142可以减少或防止由于裂纹引起的对最外面的第二连接凸块32a的损坏。
49.图3a和图3b是根据示例实施例的半导体封装1000b的截面图。
50.参考图3a和图3b,半导体封装1000b还可以包括与图1b的第一压纹图案141相对应的第一虚设图案143-1。可以不在设备操作或功能中使用本文中所描述的虚设图案。插入衬底100还可以包括在第一表面s1或插入衬底100的一个表面(或者,下表面)上的第一虚设图案143-1,并且第一虚设图案143-1可以设置在第二区域r2中以被钝化层140覆盖。钝化层140的第一压纹图案141可以具有与第一虚设图案143-1相对应或符合第一虚设图案143-1的弯曲形状。可以使用第一虚设图案143-1来形成第一压纹图案141,而无需用于形成第一压纹图案141的附加工艺(例如,光刻蚀刻工艺)。第一虚设图案143-1的线宽(第一虚设图案143-1在x方向上的宽度)可以为约0.5μm或更多,并且相邻的第一虚设图案143-1之间的间距(相邻的第一虚设图案143-1之间的在x方向上的距离)可以是0.5μm或更多。例如,第一虚设图案143-1的线宽可以在0.5μm至5μm的范围内,并且相邻的第一虚设图案143-1之间的间距可以在0.5μm至5μm的范围内。覆盖第一虚设图案143-1的钝化层140的高度可以为约1.5μm或更多。例如,钝化层140的高度可以在1.5μm至5μm的范围内。钝化层140的高度可以被限定为从半导体衬底110的第一表面s1到第一压纹图案141的凸出部分的高度。
51.第一虚设图案143-1可以与下凸块焊盘101实质上共面。第一虚设图案143-1可以包括与下凸块焊盘101相同的金属。第一虚设图案143-1的厚度可以与下凸块焊盘101的厚度实质上相同。第一虚设图案143-1可以具有点图案形状或线图案形状。
52.图4a和图4b是示出了图3a的半导体封装1000b中的一些组件的修改示例的截面图。图4a和图4b示出了图3a的半导体封装1000b中的插入衬底100的修改示例。
53.参考图4a,修改的插入衬底100b可以包括钝化层140,钝化层140还包括第二虚设图案143-2。插入衬底100b还可以包括在半导体衬底110的第一表面s1或插入衬底100b的一个表面(或者,下表面)上的第二虚设图案143-2,并且第二虚设图案143-2可以覆盖有钝化层140。第二虚设图案143-2可以设置在第一区域r1的边缘或边界eg1与最外面的第二连接
凸块32a之间。第二虚设图案143-2可以设置在第一区域r1内的最外面的第二连接凸块32a的外围的外部,或者被设置为与第一区域r1内的最外面的第二连接凸块32a的外围相邻。第二压纹图案142可以具有与第二虚设图案143-2的表面相对应或符合第二虚设图案143-2的表面的弯曲形状。第二虚设图案143-2的线宽(第二虚设图案143-2在x方向上的宽度)可以为约0.5μm或更多,并且相邻的第二虚设图案143-2之间的间距(相邻的第二虚设图案143-2之间的在x方向上的距离)可以为约0.5μm或更多。例如,第二虚设图案143-2的线宽可以在0.5μm至5μm的范围内,并且相邻的第二虚设图案143-2之间的间距可以在0.5μm至5μm的范围内。覆盖第二虚设图案143-2的钝化层140的高度可以为约1.5μm或更多。例如,钝化层140的高度可以在1.5μm至5μm的范围内。钝化层140的高度可以被限定为从半导体衬底110的第一表面s1到第二压纹图案142的凸出部分的高度。
54.参考图4b,修改的插入衬底100c可以包括钝化层140,钝化层140包括第一压纹图案141和第二压纹图案142以及第二虚设图案143-2。在本修改示例中,可以省略与划线道区域相对应的第二区域r2中的虚设图案,但是本公开不限于此。第一压纹图案141和第二压纹图案142以及第一虚设图案143-1和第二虚设图案143-2可以以各种形式组合,并且不限于所示出的示例。因此,参考图1b、图2、图3b、图4a和图4b,在示例实施例中,插入衬底100可以包括:设置在第一表面s1上的多个下凸块焊盘101、设置在第一表面s1上的多个下凸块焊盘101的外部或外围上的虚设图案143-1和/或143-2、通过半导体衬底110将第二互连结构132与多个下凸块焊盘101彼此电连接的多个通孔120、以及覆盖多个下凸块焊盘101以及多个虚设图案143-1和/或143-2的钝化层140。钝化层140可以与插入衬底100的边缘eg2间隔开预定距离,并且可以具有沿多个虚设图案143-1和/或143-2的表面弯曲或实质上符合多个虚设图案143-1和/或143-2的表面的压纹图案141和/或142。多个虚设图案143-1和/或143-2可以与多个下凸块焊盘101电绝缘。
55.图5a至图5c是示出了根据各种示例实施例的半导体封装的插入衬底的平面图。
56.参考图5a至图5c,在各种示例实施例中,可以以如下方式设置第一压纹图案141和第二压纹图案142:将各自具有预定长度的多个条状结构和/或多个点状结构进行组合,以围绕多个下凸块焊盘101或多个通孔120的外部或外围。
57.例如,如图5a中所示,在根据示例实施例的插入衬底100d中,第一压纹图案141和第二压纹图案142可以以这样的方式设置:多个条状结构围绕第一区域r1以及多个下凸块焊盘101(或者,最外面的下凸块焊盘101a)的外部或周边。多个条状结构141b和142b可以被形成为沿第一区域r1的边缘或边界eg1延伸。
58.例如,如图5b中所示,在根据示例实施例的插入衬底100e中,第一压纹图案141和第二压纹图案142可以以这样的方式设置:将多个条状结构141b和142b以及多个点状结构141d和142d进行组合,以围绕第一区域r1以及多个下凸块焊盘101(或者,最外面的下凸块焊盘101a)的外部。多个条状结构141b和142b可以设置在拐角部分c中,并且多个点状结构141d和142d可以设置在条形部分d中。多个条状结构141b和142b可以在拐角部分c处弯折或成角度。
59.例如,如图5c中所示,在根据示例实施例的插入衬底100f中,第一压纹图案141和第二压纹图案142可以包括彼此平行地布置的多个条状结构141b和142b。在示例实施例中,一些条状结构141b'可以被设置为与第一区域r1和第二区域r2重叠。在示例实施例中,条状
结构141b和142b以及点状结构141d和142d可以以除图5a至图5c的示例中所示的形状之外的各种形式组合。
60.图6是根据示例实施例的半导体封装1000c的截面图。
61.参考图6,半导体封装1000c可以包括设置在半导体衬底110的前侧上的第一互连区域130以及设置在半导体衬底110的底侧(或者,后侧)上的第二互连区域150。第二互连区域150可以包括第二层间绝缘层151和第三互连结构152。第二层间绝缘层151可以设置在半导体衬底110的第一表面s1上,并且可以包括氧化硅或氮化硅。第三互连结构152可以包括单金属互连。然而,本公开不限于此,并且第三互连结构152可以包括比附图中所示的金属互连和接触过孔更少或更多的金属互连和接触过孔。接触过孔可以将第三互连结构152与下凸块焊盘101连接。通孔120可以将第二互连结构132与第三互连结构152彼此电连接。第二互连结构132和第三互连结构152可以实质上重新分布半导体芯片20的连接端子。
62.图7是根据示例实施例的半导体封装1000d的截面图。
63.参考图7,半导体封装1000d还可以包括插入衬底100上的模制构件50、基底衬底10上的加强件60、以及散热件70。模制构件50可以包封插入衬底100上的多个半导体芯片20的至少一部分。模制构件50例如可以包括诸如环氧树脂之类的热固性树脂、诸如聚酰亚胺树脂之类的热塑性树脂、包括无机填料和/或玻璃纤维的预浸料、味之素积层膜(abf)、fr-4、双马来酰亚胺三嗪(bt)、环氧模塑化合物(emc)等。模制构件50还可以包括填充插入衬底100与半导体芯片20之间的空间的底部填充树脂。在这种情况下,底部填充树脂可以是以模制底部填充(muf)方式形成的模制构件50的一部分。
64.加强件60可以设置在基底衬底10上,以控制封装的翘曲。加强件60可以设置在基底衬底10上,以连续或不连续地围绕半导体芯片20的侧表面。加强件60可以被配置为包括诸如铝(al)、银(ag)、锡(sn)、金(au)、镍(ni)、铅(pb)、钛(ti)或其合金之类的金属。加强件60可以通过结合构件61附接到基底衬底10。结合构件61例如可以是导热胶带、导热油脂、导热粘合剂等。
65.散热件70可以设置在半导体芯片20上,以将从半导体芯片20生成的热量散发到半导体封装1000d的外部或外面。散热件70可以设置在加强件60上,并且可以与半导体芯片20接触。散热件70可以是覆盖半导体芯片20的上表面的板的形式。散热件70可以包括诸如金(au)、银(ag)或铜(cu)之类的金属,或者包括诸如石墨或石墨烯之类的导电材料。散热件70可以通过与加强件60相似的粘合构件71附接到加强件60或半导体芯片20。
66.图8是根据示例实施例的半导体封装1000e的截面图。
67.参考图8,半导体封装1000e可以包括包含不同类型的集成电路的第一半导体芯片至第三半导体芯片21、22和23。第一半导体芯片21可以包括与多个第二半导体芯片22和第三半导体芯片23通信的逻辑电路。
68.多个第二半导体芯片22可以在竖直方向(z方向)上堆叠,并且可以通过硅通孔(tsv)22v彼此连接。多个第二半导体芯片22可以包括诸如dram、静态ram(sram)之类的易失性存储器器件、以及诸如pram、mram、rram、闪存器件之类的易失性存储器器件。在多个第二半导体芯片22中,第一半导体芯片21可以基于信号存储或输出数据。
69.第三半导体芯片23可以是中央处理单元(cpu)、图形处理单元(gpu)和片上系统(soc)中的至少一个,并且可以连接以与第一半导体芯片21通信。在一些实施例中,第三半
导体芯片23可以设置在第一半导体芯片21下方。
70.图9a至图9g是示出了制造图1b的半导体封装1000a中的一些组件的方法的示意性截面图。图9a至图9g示出了制造图1b的插入衬底100的方法。
71.参考图9a,可以在第一载体c1上的半导体晶片wr上形成通孔120、互连区域130和上凸块焊盘102。半导体晶片wr可以具有通过划线道区域sl划分或分开的多个主要区域mr或第一区域r1,划线道区域sl各自包括接触区域sla和非接触区域slb。通孔120可以从半导体衬底110或半导体晶片wr的第二表面s2向半导体衬底110的内部延伸或延伸到半导体衬底110中。通孔120可以包括围绕圆柱形侧表面的导电阻挡层、过孔绝缘层等。过孔绝缘层可以包括氧化物、氮化物、碳化物、聚合物或其组合。
72.互连区域130可以包括第一层间绝缘层131和第二互连结构132。第一层间绝缘层131可以包括氧化硅。第二互连结构132可以包括多金属互连和接触过孔。可以在互连区域130的表面上形成上凸块焊盘102。第二互连结构132可以将上凸块焊盘102与通孔120彼此电连接。第二互连结构132的一部分可以将上凸块焊盘102互连。可以通过重复地执行光刻工艺、蚀刻工艺、电镀工艺和抛光工艺来形成通孔120和互连区域130。
73.参考图9b,可以倒置图9a的半导体晶片wr,然后将其附接到第二载体c2。粘合层ad可以存在于第二载体c2的表面上。可以将半导体晶片wr附接到第二载体c2,使得上凸块焊盘102嵌入在粘合层ad中。
74.参考图9c,可以去除半导体晶片wr的一部分以暴露通孔120,并且可以在半导体晶片wr的第一表面s1上形成下凸块焊盘101。可以使用化学机械抛光(cmp)工艺、回蚀工艺或其组合来去除半导体晶片wr的一部分。可以使用光刻工艺和电镀工艺来形成下凸块焊盘101。可以去除半导体晶片wr以暴露通孔120,而不是第一表面s1。在这种情况下,通孔120的突出侧表面可以被氧化硅层或氮化硅层围绕。
75.参考图9d,钝化层140可以形成在半导体晶片wr的第一表面s1上。钝化层140可以由绝缘聚合物形成。可以通过例如旋涂工艺或喷涂工艺来形成钝化层140。可以使用光刻工艺等来去除钝化层140的一部分,以暴露下凸块焊盘101。
76.参考图9e,可以去除图9d的钝化层140的一部分,以暴露下凸块焊盘101和接触区域sla。可以使用光刻工艺等来去除钝化层140。可以去除钝化层140中的在锯切工艺中与锯片直接接触的接触区域sla上的一部分,以减少或防止在锯切工艺中出现裂纹。
77.参考图9f,可以对钝化层140中的在非接触区域slb上的表面进行处理,以形成压纹图案141。可以使用光刻工艺等来形成压纹图案141。压纹图案141可以形成在主要区域mr的外侧或外围,以阻止裂纹蔓延到主要区域mr的路径。在另一实施例中,可以进一步形成沿主要区域mr的边缘延伸的压纹图案。
78.参考图9g,可以使用锯片bl沿划线道sl切割半导体晶片wr。锯片bl可以在划线道sl的接触区域sla内切割半导体晶片wr。在锯切工艺之后,未被锯条bl去除的残留区域rsl可以存在于非接触区slb的一侧。在锯切工艺之后分开的单独的插入衬底100可以包括与主要区域mr相对应的第一区域r1、与非接触区域slb相对应的第二区域r2、以及与残留区域rsl相对应的第三区域r3。
79.如上所述,可以将压纹图案引入到覆盖插入衬底的后侧的钝化层中,以提供具有改善的可靠性的半导体封装。
80.虽然以上已经示出并描述了示例实施例,但是本领域技术人员应清楚,在不脱离由所附权利要求限定的本发明构思的范围的情况下,可以进行修改和改变。

技术特征:
1.一种半导体封装,包括:基底衬底,包括第一互连结构;插入衬底,包括:具有面向所述基底衬底的第一表面和与所述第一表面相对的第二表面的半导体衬底、在所述第二表面上并且包括第二互连结构的互连区域、延伸通过所述半导体衬底并且将所述第二互连结构电连接到所述第一互连结构的通孔、以及在所述第一表面的至少一部分上的钝化层;多个连接凸块,在所述基底衬底与所述插入衬底之间,并且将所述通孔电连接到所述第一互连结构;底部填充树脂,在所述基底衬底与所述插入衬底之间的空间中;以及第一半导体芯片和第二半导体芯片,在所述插入衬底的所述互连区域上,并且通过所述第二互连结构彼此电连接,其中,所述插入衬底包括:第一区域,包括所述多个连接凸块;第二区域,与所述第一区域的外围相邻;以及,第三区域,与所述第二区域的外围相邻,所述钝化层在所述第一区域和所述第二区域中并且包括在所述第二区域中的第一压纹图案,以及所述第三区域没有所述钝化层。2.根据权利要求1所述的半导体封装,其中,所述第二区域和所述第三区域没有所述多个连接凸块,并且所述第二区域的宽度大于所述第三区域的宽度。3.根据权利要求1所述的半导体封装,其中,所述第三区域在与所述插入衬底的边缘相距第一距离的范围内,并且所述第三区域在所述第二区域与所述插入衬底的所述边缘之间。4.根据权利要求3所述的半导体封装,其中,所述第一距离为10μm或更多。5.根据权利要求1所述的半导体封装,其中,所述第三区域与所述底部填充树脂直接接触。6.根据权利要求1所述的半导体封装,其中,所述第一压纹图案的表面与所述底部填充树脂直接接触。7.根据权利要求1所述的半导体封装,其中,所述第一表面上的所述钝化层与所述插入衬底的边缘间隔开10μm或更多。8.根据权利要求1所述的半导体封装,其中,所述插入衬底还包括在所述半导体衬底的所述第一表面上的第一虚设图案,其中所述第一虚设图案上具有所述钝化层,所述第一虚设图案在所述第二区域中,以及所述第一压纹图案弯曲以符合所述第一虚设图案。9.根据权利要求1所述的半导体封装,其中,所述第一区域的外围延伸超出所述多个连接凸块之中的最外面的连接凸块预定距离,以及所述钝化层还包括第二压纹图案,所述第二压纹图案在处于所述第二区域与所述最外面的连接凸块之间的所述第一区域的外围中。10.根据权利要求9所述的半导体封装,其中,所述插入衬底还包括在所述半导体衬底的所述第一表面上的第二虚设图案,其中所述第二虚设图案上具有所述钝化层,所述第二虚设图案在处于所述第二区域与所述最外面的连接凸块之间的所述第一区
域的外围中,以及所述第二压纹图案弯曲以符合所述第二虚设图案。11.根据权利要求1所述的半导体封装,其中,所述插入衬底还包括在所述半导体衬底的所述第一表面上的第三互连结构,以及所述通孔将所述第二互连结构电连接到所述第三互连结构。12.一种半导体封装,包括:插入衬底,具有包括多个通孔的第一区域、与所述第一区域的外围相邻的第二区域、以及与所述第二区域的外围相邻的第三区域;钝化层,位于所述插入衬底的第一表面上并处于所述第一区域和所述第二区域中,所述钝化层的表面包括所述第二区域中的第一压纹图案;以及多个半导体芯片,在所述插入衬底的与所述第一表面相对的第二表面上,其中,所述第二区域与所述插入衬底的边缘间隔开,并且所述第三区域在所述第二区域与所述插入衬底的所述边缘之间。13.根据权利要求12所述的半导体封装,其中,所述第一压纹图案包括具有预定长度的多个条状结构和/或多个点状结构围绕所述第一区域的形状。14.根据权利要求12所述的半导体封装,还包括:第一虚设图案,位于所述插入衬底的所述第一表面上并处于所述第二区域中,其中所述第一虚设图案上具有所述钝化层,其中,所述第一压纹图案弯曲以符合所述第一虚设图案。15.根据权利要求12所述的半导体封装,其中,所述钝化层位于所述第一表面上并处于所述第一区域中,并且其中,所述钝化层的表面还包括在所述第一区域内并且与所述多个通孔的外围相邻的第二压纹图案。16.根据权利要求15所述的半导体封装,其中,所述第二压纹图案包括具有预定长度的多个条状结构和/或多个点状结构围绕所述多个通孔的外围的形状。17.根据权利要求15所述的半导体封装,还包括:第二虚设图案,位于所述插入衬底的所述第一表面上并处于所述第一区域中,其中所述第二虚设图案上具有所述钝化层,其中,所述第二压纹图案弯曲以符合所述第二虚设图案。18.一种半导体封装,包括:插入衬底,包括:具有第一表面和与所述第一表面相对的第二表面的半导体衬底、在所述第二表面上并且包括互连结构的互连区域、在所述第一表面上的多个凸块焊盘、在所述第一表面上与所述多个凸块焊盘的外围相邻的多个虚设图案、延伸通过所述半导体衬底并且将所述互连结构电连接到所述多个凸块焊盘的多个通孔、以及在所述多个凸块焊盘和所述多个虚设图案上的钝化层;以及第一半导体芯片和第二半导体芯片,在所述插入衬底上,并且通过所述互连结构彼此电连接,其中,所述钝化层与所述插入衬底的边缘间隔开预定距离,并且包括沿所述多个虚设图案的表面弯曲的压纹图案。19.根据权利要求18所述的半导体封装,其中,所述钝化层与所述插入衬底的所述边缘
间隔开10μm或更多。20.根据权利要求18所述的半导体封装,其中,所述多个虚设图案中的每个虚设图案在第一方向上的线宽为0.5μm或更多,以及所述多个虚设图案之中的紧邻的虚设图案之间的在所述第一方向上的间距为0.5μm或更多。

技术总结
一种半导体封装,包括:基底衬底;插入衬底,包括具有面向基底衬底的第一表面和与第一表面相对的第二表面的半导体衬底、以及在第一表面的至少一部分上的钝化层;多个连接凸块,位于基底衬底与插入衬底之间;底部填充树脂,位于基底衬底与插入衬底之间的空间中;以及第一半导体芯片和第二半导体芯片,在插入衬底上。插入衬底具有其中包括多个连接凸块的第一区域以及与第一区域的外围相邻的第二区域和第三区域,并且钝化层在第一区域和第二区域中并且包括在第二区域中的第一压纹图案。并且包括在第二区域中的第一压纹图案。并且包括在第二区域中的第一压纹图案。


技术研发人员:张艾妮
受保护的技术使用者:三星电子株式会社
技术研发日:2021.09.03
技术公布日:2022/3/8

最新回复(0)