使用于储存装置中的快闪存储器装置、快闪存储器装置的方法及快闪存储器控制器与流程

专利查询9天前  15


本发明有关于一种储存装置,尤指一储存装置、一快闪存储器装置、一快闪存储器控制器及相应的方法。


背景技术:

1、一般来说,当一传统的快闪存储器控制器的供应电源发关闭断电然后再开启时,在一连续的写入模式中,该传统的快闪存储器控制器必需去得知在一区块中该传统的快闪存储器控制器所存取或写入的最后一个数据页是哪一页。传统的快闪存储器控制器不可避免地需要通过发送多个读取命令至一传统的快闪存储器装置来请求该传统的快闪存储器装置回报该区块中的多个页单元的多笔页数据,以及传统的快闪存储器控制器也需要自己接着来判断所读取的该些页数据是否为空白的以判断该些页单元是否为空白页。由于这些计算是相当复杂的,因此传统的快闪存储器控制器不可避免地会耗费相当多电源,以及传统的快闪存储器控制器的负载也会变得过重。


技术实现思路

1、因此本发明的目的之一在于提供一储存装置、一快闪存储器控制器以及相应的方法,来解决上述的难题。

2、根据本发明的实施例,揭露了一种使用于一储存装置中的快闪存储器装置,该快闪存储器装置通过一特定通信接口来耦接于该储存装置的一快闪存储器控制器。该快闪存储器装置包含有一输入/输出控制电路、一命令暂存器、一地址暂存器、一存储器单元阵列、至少一地址解码器以及一控制电路。输入/输出控制电路通过该特定通信接口来耦接于该快闪存储器控制器。命令暂存器耦接于该输入/输出控制电路并用来缓冲从该快闪存储器控制器所发送并通过该输入/输出控制电路所传送的命令信息。地址暂存器耦接于该输入/输出控制电路并用来缓冲从该快闪存储器控制器所发送并通过该输入/输出控制电路所传送的地址信息。存储器单元阵列至少具有一第一平面以及不同于该第一平面的一第二平面。至少一地址解码器耦接于该存储器单元阵列。状态暂存器耦接于该输入/输出控制电路。控制电路耦接于该逻辑控制电路、该存储器单元阵列、该地址暂存器、该命令暂存器与该状态暂存器,并用来因应于从该快闪存储器控制器通过该特定通信接口所发送出的一特定边界检查命令信号或一特定边界检查设定-特征信号,控制该至少一地址解码器从该存储器单元阵列中的一特定区块读取出多个页单元的多个页数据以判断该多个页单元是否为空白页。

3、根据本发明的实施例,揭露了一种快闪存储器装置的方法。该快闪存储器装置系使用于一储存装置中并通过一特定通信接口来耦接于该储存装置之一快闪存储器控制器。该方法包含有:提供一输入/输出控制电路,通过该特定通信接口来耦接于该快闪存储器控制器;提供一命令暂存器,耦接于该输入/输出控制电路,以缓冲从该快闪存储器控制器所发送并通过该输入/输出控制电路所传送的命令信息;提供一地址暂存器,耦接于该输入/输出控制电路,以缓冲从该快闪存储器控制器所发送并通过该输入/输出控制电路所传送的地址信息;提供一存储器单元阵列,该存储器单元阵列至少具有一第一平面以及不同于该第一平面的一第二平面;提供至少一地址解码器,耦接于该存储器单元阵列;提供一状态暂存器,耦接于该输入/输出控制电路;以及因应于从该快闪存储器控制器通过该特定通信接口所发送出的一特定边界检查命令信号或一特定边界检查设定-特征信号,控制该至少一地址解码器从该存储器单元阵列中的一特定区块读取出多个页单元的多个页数据以判断该多个页单元是否为空白页。

4、根据本发明的实施例,揭露了一种快闪存储器控制器,该快闪存储器控制器用以使用于一储存装置中并通过一特定通信接口来耦接于该储存装置的一快闪存储器装置。以及该快闪存储器控制器包含有一输入/输出电路与一处理器。输入/输出电路通过该特定通信接口来耦接于该快闪存储器装置,并用以在该快闪存储器装置与一处理器之间发送多个命令与数据。该处理器耦接于该输入/输出电路,并用以控制该输入/输出电路发送一特定边界检查命令信号或一特定边界检查设定-特征信号通过该特定通信接口至该快闪存储器装置,以使该快闪存储器装置从该存储器单元阵列中的一特定区块读取出多个页单元的多个页数据以及使该快闪存储器装置判断该多个页单元是否为空白页。



技术特征:

1.一种使用于一储存装置中的快闪存储器装置,该快闪存储器装置通过一特定通信接口来耦接于该储存装置的一快闪存储器控制器,该快闪存储器装置包含有:

2.如权利要求1所述的快闪存储器装置,其特征在于,该控制电路用来决定出该特定区块的多个数据页与多个空白页之间的一边界页位置。

3.如权利要求1所述的快闪存储器装置,其特征在于,该特定边界检查命令信号依顺序包含有一边界检查前缀命令、一特定地址信息与一边界检查确认命令,该特定地址信息用来指示出该特定区块的一特定区块地址。

4.如权利要求1所述的快闪存储器装置,其特征在于,该控制电路用来因应于从该快闪存储器控制器所依顺序发送并通过该特定通信接口的多个边界检查命令信号,以控制该至少一地址解码器从该存储器单元阵列中的多个平面上的多个特定区块读取出多个页单元的多个页数据,来判断该多个页单元是否为空白页;该多个边界检查命令信号包含有一第一边界检查命令信号与一第二边界检查命令信号,该第一边界检查命令信号携带有一第一平面的一第一区块地址,而该第二边界检查命令信号携带有一第二平面的一第二区块地址,该第一区块地址系相同于或不同于该第二区块地址。

5.如权利要求1所述的快闪存储器装置,其特征在于,该特定边界检查设定-特征信号依顺序包含有一设定-特征命令、一特定特征地址、一第一参数数据、一第二参数数据、一第三参数数据与一第四参数数据;该特定特征地址系有关于控制该快闪存储器装置找到并判断该多个页单元是否为空白页的操作;该第一参数数据与该第二参数数据系用来指示出该特定区块的一特定区块地址;该第三参数数据系用来指示出是否启用或禁用一个相同地址给多个平面使用之操作;以及,该第四参数数据是保留使用。

6.如权利要求1所述的快闪存储器装置,其特征在于,该快闪存储器装置用来因应于一边界位置回报命令信号或一边界位置取得-特征信号,通过该特定通信接口来回报并传送该特定区块的多个数据页与多个空白页之间的一边界页位置给该快闪存储器控制器。

7.如权利要求6所述的快闪存储器装置,其特征在于,该边界位置回报命令信号依顺序包含有一边界回报前缀命令、用来指示出该特定区块的一特定区块地址之一特定地址信息以及一边界回报确认命令;该边界页位置的数据系被传送并跟随在该边界回报确认命令之后。

8.如权利要求7所述的快闪存储器装置,其特征在于,该边界位置回报命令信号依顺序包含有一边界回报前缀命令、用来指示出该特定区块的一特定区块地址之一特定地址信息以及一边界回报确认命令;在该边界回报确认命令被接收之后,该边界页位置的数据系从该快闪存储器装置传送至该快闪存储器控制器。

9.如权利要求8所述的快闪存储器装置,其特征在于,在该边界页位置之该数据被传送之后,该边界页位置的补数数据被从该快闪存储器装置传送至该快闪存储器控制器。

10.如权利要求6所述的快闪存储器装置,其特征在于,该边界位置取得-特征信号依顺序包含有一取得-特征命令及一边界回报特征地址,该边界回报特征地址用来指示出一特定平面,而该快闪存储器装置用来在该边界位置取得-特征信号被接收之后回报并传送该特定平面上之该特定区块中的该边界页位置至该快闪存储器控制器。

11.如权利要求6所述的快闪存储器装置,其特征在于,该边界位置取得-特征信号依顺序包含有一取得-特征命令及一边界回报特征地址,该边界回报特征地址用来指示出多个平面,而该快闪存储器装置用来在该边界位置取得-特征信号被接收之后回报并传送该多个平面上之多个特定区块中的多个边界页位置至该快闪存储器控制器。

12.一种快闪存储器装置的方法,该快闪存储器装置系使用于一储存装置中并通过一特定通信接口来耦接于该储存装置之一快闪存储器控制器,以及该方法包含有:

13.如权利要求12所述的方法,其特征在于,另包含有:

14.如权利要求12所述的方法,其特征在于,该特定边界检查命令信号依顺序包含有一边界检查前缀命令、一特定地址信息与一边界检查确认命令,该特定地址信息用来指示出该特定区块的一特定区块地址。

15.如权利要求12所述的方法,其特征在于,另包含有:

16.如权利要求12所述的方法,其特征在于,该特定边界检查设定-特征信号依顺序包含有一设定-特征命令、一特定特征地址、一第一参数数据、一第二参数数据、一第三参数数据与一第四参数数据;该特定特征地址系有关于控制该快闪存储器装置找到并判断该多个页单元是否为空白页的操作;该第一参数数据与该第二参数数据系用来指示出该特定区块的一特定区块地址;该第三参数数据系用来指示出是否启用或禁用一个相同地址给多个平面使用之操作;以及,该第四参数数据是保留使用。

17.如权利要求12所述的方法,其特征在于,另包含有:

18.如权利要求17所述的方法,其特征在于,该边界位置回报命令信号依顺序包含有一边界回报前缀命令、用来指示出该特定区块的一特定区块地址之一特定地址信息以及一边界回报确认命令;该边界页位置的数据系被传送并跟随在该边界回报确认命令之后。

19.如权利要求18所述的方法,其特征在于,该边界位置回报命令信号依顺序包含有一边界回报前缀命令、用来指示出该特定区块的一特定区块地址之一特定地址信息以及一边界回报确认命令;在该边界回报确认命令被接收之后,该边界页位置的数据系从该快闪存储器装置传送至该快闪存储器控制器。

20.如权利要求19所述的方法,其特征在于,在该边界页位置之该数据被传送之后,该边界页位置的补数数据被从该快闪存储器装置传送至该快闪存储器控制器。

21.如权利要求17所述的方法,其特征在于,该边界位置取得-特征信号依顺序包含有一取得-特征命令及一边界回报特征地址,该边界回报特征地址用来指示出一特定平面,而该快闪存储器装置用来在该边界位置取得-特征信号被接收之后回报并传送该特定平面上之该特定区块中的该边界页位置至该快闪存储器控制器。

22.如权利要求17所述的方法,其特征在于,该边界位置取得-特征信号依顺序包含有一取得-特征命令及一边界回报特征地址,该边界回报特征地址用来指示出多个平面,而该快闪存储器装置用来在该边界位置取得-特征信号被接收之后回报并传送该多个平面上之多个特定区块中的多个边界页位置至该快闪存储器控制器。

23.一种快闪存储器控制器,该快闪存储器控制器用以使用于一储存装置中并通过一特定通信接口来耦接于该储存装置的一快闪存储器装置,以及该快闪存储器控制器包含有:

24.如权利要求23所述的快闪存储器控制器,其特征在于,该快闪存储器控制器系控制该快闪存储器装置决定出该特定区块的多个数据页与多个空白页之间的一边界页位置。

25.如权利要求23所述的快闪存储器控制器,其特征在于,该特定边界检查命令信号依顺序包含有一边界检查前缀命令、一特定地址信息与一边界检查确认命令,该特定地址信息用来指示出该特定区块的一特定区块地址。

26.如权利要求23所述的快闪存储器控制器,其特征在于,该快闪存储器控制器用来因应于从该快闪存储器控制器所依顺序发送并通过该特定通信接口的多个边界检查命令信号,以控制该至少一地址解码器从该存储器单元阵列中的多个平面上的多个特定区块读取出多个页单元的多个页数据,来判断该多个页单元是否为空白页;该多个边界检查命令信号包含有一第一边界检查命令信号与一第二边界检查命令信号,该第一边界检查命令信号携带有一第一平面的一第一区块地址,而该第二边界检查命令信号携带有一第二平面的一第二区块地址,该第一区块地址系相同于或不同于该第二区块地址。

27.如权利要求23所述的快闪存储器控制器,其特征在于,该特定边界检查设定-特征信号依顺序包含有一设定-特征命令、一特定特征地址、一第一参数数据、一第二参数数据、一第三参数数据与一第四参数数据;该特定特征地址系有关于控制该快闪存储器装置找到并判断该多个页单元是否为空白页的操作;该第一参数数据与该第二参数数据系用来指示出该特定区块的一特定区块地址;该第三参数数据系用来指示出是否启用或禁用一个相同地址给多个平面使用之操作;以及,该第四参数数据是保留使用。

28.如权利要求23所述的快闪存储器控制器,其特征在于,该处理器系控制该输入/输出电路发送一边界位置回报命令信号或一边界位置取得-特征信号,以使该快闪存储器装置通过该特定通信接口来回报并传送该特定区块的多个数据页与多个空白页之间的一边界页位置给该快闪存储器控制器。

29.如权利要求28所述的快闪存储器控制器,其特征在于,该边界位置回报命令信号依顺序包含有一边界回报前缀命令、用来指示出该特定区块的一特定区块地址之一特定地址信息以及一边界回报确认命令;该边界页位置的数据系被传送并跟随在该边界回报确认命令之后。

30.如权利要求29所述的快闪存储器控制器,其特征在于,该边界位置回报命令信号依顺序包含有一边界回报前缀命令、用来指示出该特定区块的一特定区块地址之一特定地址信息以及一边界回报确认命令;在该边界回报确认命令被接收之后,该边界页位置的数据系从该快闪存储器装置传送至该快闪存储器控制器。

31.如权利要求30所述的快闪存储器控制器,其特征在于,在该边界页位置之该数据被传送之后,该边界页位置的补数数据被从该快闪存储器装置传送至该快闪存储器控制器。

32.如权利要求28所述的快闪存储器控制器,其特征在于,该边界位置取得-特征信号依顺序包含有一取得-特征命令及一边界回报特征地址,该边界回报特征地址用来指示出一特定平面,而该快闪存储器装置用来在该边界位置取得-特征信号被接收之后回报并传送该特定平面上之该特定区块中的该边界页位置至该快闪存储器控制器。

33.如权利要求28所述的快闪存储器控制器,其特征在于,该边界位置取得-特征信号依顺序包含有一取得-特征命令及一边界回报特征地址,该边界回报特征地址用来指示出多个平面,而该快闪存储器装置用来在该边界位置取得-特征信号被接收之后回报并传送该多个平面上之多个特定区块中的多个边界页位置至该快闪存储器控制器。


技术总结
本发明涉及一种使用于储存装置中的快闪存储器装置、快闪存储器的方法及快闪存储器控制器。该快闪存储器控制日历使用于储存装置中并通过特定通信接口来耦接于该储存装置的快闪存储器装置。快闪存储器控制器包括输入/输出电路与处理器。输入/输出电路通过该特定通信接口来耦接于该快闪存储器装置,用以在该快闪存储器装置与一处理器之间发送多个命令与数据。处理器用以控制该输入/输出电路发送一特定边界检查命令信号或一特定边界检查设定‑特征信号通过该特定通信接口至该快闪存储器装置,以使快闪存储器装置从存储器单元阵列中的特定区块读取出多个页单元的多个页数据以及使快闪存储器装置判断多个页单元是否为空白页。

技术研发人员:吕祖汉,颜孝昌
受保护的技术使用者:慧荣科技股份有限公司
技术研发日:
技术公布日:2024/12/5

最新回复(0)