一种阵列基板、显示模组及电子设备的制作方法

专利查询2天前  5


本申请涉及显示,尤其涉及一种阵列基板、显示模组及电子设备。


背景技术:

1、oled显示基板,为具有阵列排布的发光单元及对应的像素驱动电路的阵列基板。像素驱动电路常见的有7t1c、8t1c等结构的电路。各像素驱动电路的薄膜晶体管可成行列排布,每行或每列薄膜晶体管分别设置有相应地电路走线,以为其提供相应的信号。电路走线及薄膜晶体管的排布会直接影响显示基板所形成的显示屏的透光率。


技术实现思路

1、本申请提供一种阵列基板,其包括:

2、多个阵列排布的发光单元;

3、像素驱动电路,具有多个阵列排布的像素驱动单元,每一像素驱动单元分别与一发光单元连接,用于驱动对应的发光单元发光;

4、多条信号线,用于向所述像素驱动电路提供电信号;其中,每一所述像素驱动电路连接多条信号线;

5、其中,至少一行像素驱动单元与相邻的另一行像素驱动单元中,对应的像素驱动单元具有一组或多组相邻设置的薄膜晶体管,所述相邻设置的薄膜晶体管共用一条或多条信号线;或者,至少一行像素驱动单元与相邻的另一行像素驱动单元中,对应的像素驱动单元共用一个或多个薄膜晶体管。

6、在一些实施例中,至少一行像素驱动单元与相邻的另一行像素驱动单元中,对应的像素驱动单元具有一组或多组相邻设置的薄膜晶体管,所述相邻设置的薄膜晶体管共用一条或多条信号线的,所述像素驱动电路包括多组像素驱动单元,每组像素驱动电路包括相邻的两行像素驱动单元;其中,每组像素驱动单元中的两行像素驱动单元共用一条或多条信号线。

7、在一些实施例中,所述信号线包括扫描信号线及复位信号线,至少一行像素驱动单元与相邻的另一行像素驱动单元共用所述扫描信号线和/或共用所述复位信号线。

8、在一些实施例中,对应的像素驱动单元具有多组相邻设置的薄膜晶体管的,这多组相邻设置的薄膜晶体管中位于同一像素驱动单元的多个薄膜晶体管沿行方向间隔排布。

9、在一些实施例中,共用一条或多条信号线的相邻两行像素驱动单元,关于至少一组相邻设置的薄膜晶体管在第二方向上连线的中垂面对称。

10、在一些实施例中,每一像素驱动单元包括驱动晶体管、第一复位晶体管及第二复位晶体管;所述第一复位晶体管的第二极与所述驱动晶体管第一极连接,所述第二复位晶体管的第二极连接于所述发光单元;

11、所述信号线包括多组沿第一方向延伸的扫描信号线、第一复位信号线及第二复位信号线,所述扫描信号线连接于所述第一复位晶体管的控制极以及第二复位晶体管的控制极,所述第一复位信号线连接于所述第一复位晶体管的第一极,所述第二复位信号线连接于所述第二复位晶体管的第一极;

12、其中,每组扫描信号线、第一复位信号线及第二复位信号线的相对两侧排布有相邻两行像素驱动单元,所述相邻两行像素驱动单元中位于同一列的相对两个像素驱动单元的第一复位晶体管相邻设置和/或所述相邻两行像素驱动单元中位于同一列的相对两个像素驱动单元的第二复位晶体管相邻设置;所述相邻两行像素驱动单元共同连接所述扫描信号线、第一复位信号线和第二复位信号线中的至少一条。

13、在一些实施例中,每一所述像素驱动单元的第一复位晶体管和第二复位晶体管沿第一方向间隔排布。

14、在一些实施例中,至少一行像素驱动单元与相邻的另一行像素驱动单元中,对应的像素驱动单元共用一个或多个薄膜晶体管的,所共用的多个薄膜晶体管沿行方向间隔排布。

15、在一些实施例中,至少一行像素驱动单元与相邻的另一行像素驱动单元中,对应的像素驱动单元共用一个或多个薄膜晶体管的,共用一个或多个薄膜晶体管的相邻两行像素驱动单元,关于至少一个所共用的薄膜晶体管所在的第二方向的垂面对称。

16、在一些实施例中,每一像素驱动单元包括驱动晶体管、第一复位晶体管及第二复位晶体管;所述第一复位晶体管的第二极与所述驱动晶体管第一极连接,所述第二复位晶体管的第二极连接于所述发光单元;

17、多组沿第一方向延伸的扫描信号线、第一复位信号线及第二复位信号线,所述扫描信号线连接于所述第一复位晶体管的控制极以及第二复位晶体管的控制极,所述第一复位信号线连接于所述第一复位晶体管的第一极,所述第二复位信号线连接于所述第二复位晶体管的第一极;

18、其中,每组扫描信号线、第一复位信号线及第二复位信号线的相对两侧排布有相邻两行像素驱动单元,所述相邻两行像素驱动单元中位于同一列的两个像素驱动单元包括同一个第一复位晶体管和/或所述相邻两行像素驱动单元中位于同一列的两个像素驱动单元包括同一个第二复位晶体管。

19、在一些实施例中,所述第一复位晶体管和第二复位晶体管沿第一方向间隔排布。

20、在一些实施例中,所述像素驱动电路为8t1c像素驱动电路。

21、本申请另提供一种显示模组,所述显示模组包括如上所述的阵列基板。

22、本申请另提供一种电子设备,所述电子设备包括如上所述的显示模组。

23、本申请所述的阵列基板、显示模组及电子设备,通过至少一行像素驱动单元与相邻的另一行像素驱动单元中,对应的像素驱动单元具有一组或多组相邻设置的薄膜晶体管,所述相邻设置的薄膜晶体管共用一条或多条信号线;或者,至少一行像素驱动单元与相邻的另一行像素驱动单元中,对应的像素驱动单元共用一个或多个薄膜晶体管,有利于提高显示基板及其所形成的显示屏的透光率,有利于降低屏下光学指纹模块工艺等的要求。



技术特征:

1.一种阵列基板,其特征在于,包括:

2.如权利要求1所述的阵列基板,其特征在于,至少一行像素驱动单元与相邻的另一行像素驱动单元中,对应的像素驱动单元具有一组或多组相邻设置的薄膜晶体管,所述相邻设置的薄膜晶体管共用一条或多条信号线的,所述像素驱动电路包括多组像素驱动单元,每组像素驱动电路包括相邻的两行像素驱动单元;其中,每组像素驱动单元中的两行像素驱动单元共用一条或多条信号线。

3.如权利要求2所述的阵列基板,其特征在于,所述信号线包括扫描信号线及复位信号线,至少一行像素驱动单元与相邻的另一行像素驱动单元共用所述扫描信号线和/或共用所述复位信号线。

4.如权利要求1所述的阵列基板,其特征在于,对应的像素驱动单元具有多组相邻设置的薄膜晶体管的,这多组相邻设置的薄膜晶体管中位于同一像素驱动单元的多个薄膜晶体管沿行方向间隔排布。

5.如权利要求1所述的阵列基板,其特征在于,共用一条或多条信号线的相邻两行像素驱动单元,关于至少一组相邻设置的薄膜晶体管在第二方向上连线的中垂面对称。

6.如权利要求2至5中任一项所述的阵列基板,其特征在于,每一像素驱动单元包括驱动晶体管(t3)、第一复位晶体管t8)及第二复位晶体管(t7);所述第一复位晶体管(t8)的第二极与所述驱动晶体管(t3)第一极连接,所述第二复位晶体管(t7)的第二极连接于所述发光单元;

7.如权利要求6所述的阵列基板,其特征在于,每一所述像素驱动单元的第一复位晶体管(t8)和第二复位晶体管(t7)沿第一方向间隔排布。

8.如权利要求1所述的阵列基板,其特征在于,至少一行像素驱动单元与相邻的另一行像素驱动单元中,对应的像素驱动单元共用一个或多个薄膜晶体管的,所共用的多个薄膜晶体管沿行方向间隔排布。

9.如权利要求1所述的阵列基板,其特征在于,至少一行像素驱动单元与相邻的另一行像素驱动单元中,对应的像素驱动单元共用一个或多个薄膜晶体管的,共用一个或多个薄膜晶体管的相邻两行像素驱动单元,关于至少一个所共用的薄膜晶体管所在的第二方向的垂面对称。

10.如权利要求8或9所述的阵列基板,其特征在于,每一像素驱动单元包括驱动晶体管(t3)、第一复位晶体管(t8)及第二复位晶体管(t7);所述第一复位晶体管(t8)的第二极与所述驱动晶体管(t3)第一极连接,所述第二复位晶体管(t7)的第二极连接于所述发光单元;

11.如权利要求10所述的阵列基板,其特征在于,所述第一复位晶体管(t8)和第二复位晶体管(t7)沿第一方向间隔排布。

12.如权利要求1所述的阵列基板,其特征在于,所述像素驱动电路为8t1c像素驱动电路。

13.一种显示模组,其特征在于,所述显示模组包括如权利要求1至12中任一项所述的阵列基板。

14.一种电子设备,其特征在于,所述电子设备包括如权利要求13所述的显示模组。


技术总结
本申请涉及一种阵列基板、显示模组及电子设备。阵列基板包括多个阵列排布的发光单元、像素驱动电路即多条信号线。像素驱动电路具有多个阵列排布的像素驱动单元,每一像素驱动单元分别与一发光单元连接,用于驱动对应的发光单元发光;多条信号线用于向像素驱动电路提供电信号;每一像素驱动电路连接多条信号线;至少一行像素驱动单元与相邻的另一行像素驱动单元中,对应的像素驱动单元具有一组或多组相邻设置的薄膜晶体管,所述相邻设置的薄膜晶体管共用一条或多条信号线;或者,至少一行像素驱动单元与相邻的另一行像素驱动单元中,对应的像素驱动单元共用一个或多个薄膜晶体管。上述结构,有利于提高显示基板及其所形成的显示屏的透光率。

技术研发人员:贾鹏程,张林涛,王玲
受保护的技术使用者:北京小米移动软件有限公司
技术研发日:
技术公布日:2024/12/5

最新回复(0)