在此描述的实施例一般地涉及存储器系统,在所述存储器系统中存储器控制器通过单个通道或总线与多个存储器模块进行通信,所述存储器模块具有与耦合到该通道和存储器控制器的插槽兼容的引脚布局。
背景技术:
1、存储器控制器管理处理器与一个或多个存储器模块之间在接口或总线上的数据流。存储器控制器包含对存储器模块进行读写以及对存储在dram中的数据进行刷新所需的逻辑。其实现为单个芯片。存储器控制器支持耦合到通道的多个存储器模块所使用的协议,例如电子器件工程联合委员会(jedec)第三代双倍数据速率(ddr3)同步动态随机存取存储器(sdram)协议。
2、在对存储器使用接口之前,存储器控制器必须通过调整存储器控制器将激活以从存储器模块采样读数据的定时,来配置存储器模块的操作。单个对齐设备,例如相位插值器,被存储器控制器控制以产生时钟相位信息,并响应于相位控制信号和具有不同确定相位的参考信号来对齐数据采样信号以在读数据将被发送的中心处或数据眼采样读数据中心。
技术实现思路
1.一种集成电路装置,包括:
2.根据权利要求1所述的集成电路装置,其中所述逻辑进一步用于:
3.根据权利要求1所述的集成电路装置,其中所述逻辑进一步用于:响应于在所述第二读标识符中包括所述第一读标识符而终止读训练操作。
4.根据权利要求1所述的集成电路装置,其中所述逻辑进一步用于将授权命令发送到所述存储器模块。
5.根据权利要求1所述的集成电路装置,其中,所述总线接口包括在其上传输命令的命令线、在其上传输数据的数据线以及读标识符信号线,其中,在所述读标识符信号线上从所述存储器模块接收所述第二读标识符。
6.根据权利要求1所述的集成电路装置,其中,所述集成电路装置还包括线性反馈移位寄存器(lfsr),并且所述线性反馈移位寄存器(lfsr)用于生成所述第一读标识符。
7.根据权利要求1所述的集成电路装置,其中所述逻辑进一步用于: