本发明涉及半导体,尤其涉及一种阵列基板、显示面板和显示装置。
背景技术:
1、相比常规的一条栅线一条数据线(1g1d)像素驱动结构,有时会采用特殊的像素驱动结构,实现数据线的减少、扫描线增加,这种特殊的像素驱动结构就是双栅像素驱动结构(dual gate)和三栅像素驱动结构(triple gate)。相同尺寸的显示面板中,相比于1g1d像素驱动结构,三栅像素驱动结构行扫描线增加了两倍,同时数据线变为原来的三分之一,如果采用栅极驱动电路集成于显示面板(gate on array,goa)的驱动结构,扫描线数增加也不需要额外增加驱动电路的成本,而数据线数的下降可以减少驱动ic的个数,因此具有成本优势。
技术实现思路
1、本公开实施例提供一种阵列基板、显示面板和显示装置。所述阵列基板包括:
2、衬底;
3、多条栅线,位于衬底一侧,所述多条栅线沿第一方向延伸;
4、多条数据线,与所述多条栅线位于所述衬底相同侧,所述多条数据线沿第二方向延伸;
5、多个像素电极,与所述多条栅线位于所述衬底相同侧,位于所述栅线与所述数据线交叉形成的区域;所述像素电极具有沿所述第一方向延伸的第一边,以及沿所述第二方向延伸的第二边,所述第一边在所述第一方向上的长度,大于所述第二边在所述第二方向上的长度;
6、公共走线,与所述栅线位于所述衬底相同侧,包括:沿所述第一方向依次分布的第一公共走线部,以及第二公共走线部;其中,所述第一公共走线部沿所述第一方向延伸,在所述衬底的正投影,与所述像素电极在所述衬底的正投影具有交叠区域;所述第二公共走线部沿所述第二方向延伸,所述第二公共走线部在所述衬底的正投影,位于相邻所述像素电极之间的所述数据线的周边,且所述第二公共走线部在所述衬底的正投影,与所述像素电极在所述衬底的正投影具有交叠区域。
7、在一种可能的实施方式中,所述公共走线部包括两条所述第二公共走线部;所述公共走线部还包括:连接两条所述第二公共走线部端部且沿所述第一方向延伸的第三公共走线部;
8、所述数据线包括:沿所述第二方向交替分布的第一数据部以及第二数据部;其中,所述第一数据部在所述衬底的正投影位于相邻两个所述像素电极之间;所述第三公共走线部与所述第二数据部绝缘交叉设置。
9、在一种可能的实施方式中,所述公共走线与所述栅线位于同一层;所述阵列基板还包括:搭接电极;
10、所述公共走线还包括:连接于所述第二公共走线部远离所述第三公共走线部一端的第四公共走线部;
11、所述第二方向上相邻所述第三公共走线部、所述第四公共走线部通过所述搭接电极电连接。
12、在一种可能的实施方式中,所述第一数据部的平行于所述第二方向的外边缘延长线在所述衬底的正投影,与所述搭接电极具有交叠区域。
13、在一种可能的实施方式中,所述阵列基板还包括:多个晶体管,所述像素电极通过所述晶体管电连接于所述栅线与所述数据线;
14、所述搭接电极在所述衬底的正投影,与所述晶体管在所述衬底的正投影分别位于所述数据线的不同侧。
15、在一种可能的实施方式中,沿所述第二方向上的相邻两个所述搭接电极分别位于所述数据线的不同侧;所述搭接电极与所述像素电极位于同一层。
16、在一种可能的实施方式中,所述第一公共走线部沿所述第一方向延伸,且穿过所述像素电极在所述衬底的正投影的中心区域。
17、在一种可能的实施方式中,所述第一公共走线部在所述衬底的正投影,与所述像素电极的一个所述第一边所在边缘区域在所述衬底的正投影交叠,所述第一公共走线部与所述第二公共走线部形成一侧开口的u型图案。
18、在一种可能的实施方式中,两个所述第二公共走线部、所述第三公共走线部所围成的图案开口朝向,与所述第一公共走线部、所述第一公共走线部两侧的所述第二公共走线部围成的图案开口朝向相同。
19、在一种可能的实施方式中,所述像素电极具有与一侧所述栅线相对的第一侧,以及与另一侧所述栅线相对的第二侧;所述第一侧与所述第一公共走线部的开口位于同一侧;
20、所述像素电极的所述第一侧与相邻所述栅线的最小距离,小于所述第二侧与相邻所述栅线的最小距离。
21、在一种可能的实施方式中,所述第一公共走线部在所述衬底的正投影,与所述像素电极的两个所述第一边所在边缘区域在所述衬底的正投影交叠,所述第一公共走线部与所述第二公共走线部组成闭合环状图案。
22、在一种可能的实施方式中,所述像素电极包括:沿所述第一方向依次分布的多个子像素电极部;所述子像素电极部具有第一狭缝结构。
23、在一种可能的实施方式中,所述多个子像素电极部包括:沿所述第一方向依次分布的第一子像素电极部,第二子像素电极部,第三子像素电极部,以及第四子像素电极部;
24、所述第一子像素电极部的所述第一狭缝结构的延伸方向,与所述第三子像素电极的所述第一狭缝结构的延伸方向相同;所述第二子像素电极部的所述第一狭缝结构的延伸方向,与所述第四子像素电极部的所述第一狭缝结构的延伸方向相同。
25、在一种可能的实施方式中,所述像素电极还包括:位于相邻所述子像素电极部之间、沿所述第二方向延伸的第二狭缝结构。
26、在一种可能的实施方式中,所述像素电极在所述衬底的正投影,至少覆盖部分所述栅线在所述衬底的正投影。
27、在一种可能的实施方式中,所述显示基板还包括:位于所述数据线与所述像素电极之间的有机绝缘层。
28、在一种可能的实施方式中,所述第一数据部在所述第一方向上的宽度,大于所述第二数据部在所述第一方向上的宽度。
29、在一种可能的实施方式中,所述多个像素电极包括:沿所述第一方向延伸且沿所述第二方向依次排布的多个像素行,以及沿所述第二方向且沿所述第一方向依次排布的多个像素列;
30、多个所述像素电极包括:出射第一颜色光的第一类像素电极,出射第二颜色光的第二类像素电极,以及出射第三颜色光的第三类像素电极;
31、同一所述像素行中,所述第一类像素电极、所述第二类像素电极、所述第三类像素电极依次分布;
32、同一所述像素列中,仅分布有第一类像素电极、所述第二类像素电极、所述第三类像素电极中的一者;
33、同一所述像素行中,各所述像素电极通过晶体管电连接于同一所述栅线;同一所述像素列中,相邻两个所述像素电极通过晶体管交替电连接于所述像素电极两侧的不同所述数据线。
34、本公开实施例还提供一种显示面板,其中,包括如本公开实施例提供的所述阵列基板,还包括与所述阵列基板相对设置的对向基板,所述对向基板设置有公共电极层,所述公共走线与所述公共电极层加载的信号相同。
35、在一种可能的实施方式中,所述对向基板还设置有隔垫物,所述第一数据部在所述衬底的正投影覆盖所述隔垫物在所述衬底的正投影。
36、在一种可能的实施方式中,所述对向基板还设置有隔垫物,所述隔垫物在所述衬底的正投影,位于所述第二数据部在所述衬底的正投影的一侧,且所述隔垫物在所述衬底的正投影,与所述搭接电极在所述衬底的正投影具有交叠区域。
37、在一种可能的实施方式中,所述隔垫物在所述衬底的正投影,与晶体管在所述衬底的正投影分别位于所述数据线的不同侧。
38、在一种可能的实施方式中,所述阵列基板、所述对向基板中的至少一者设置有配向膜层,所述配向膜层包括与所述像素电极对应的像素配向区域,所述像素配向区域包括四个子配向区域,至少两个所述子配向区域的配向方向不同。
39、本公开实施例还提供一种显示装置,其中,包括如本公开实施例所提供的所述显示面板。
1.一种阵列基板,其中,包括:
2.如权利要求1所述的阵列基板,其中,所述公共走线部包括两条所述第二公共走线部;所述公共走线部还包括:连接两条所述第二公共走线部端部且沿所述第一方向延伸的第三公共走线部;
3.如权利要求2所述的阵列基板,其中,所述公共走线与所述栅线位于同一层;所述阵列基板还包括:搭接电极;
4.如权利要求3所述的阵列基板,其中,所述第一数据部的平行于所述第二方向的外边缘延长线在所述衬底的正投影,与所述搭接电极具有交叠区域。
5.如权利要求3或4所述的阵列基板,其中,所述阵列基板还包括:多个晶体管,所述像素电极通过所述晶体管电连接于所述栅线与所述数据线;
6.如权利要求5所述的阵列基板,其中,沿所述第二方向上的相邻两个所述搭接电极分别位于所述数据线的不同侧;所述搭接电极与所述像素电极位于同一层。
7.如权利要求1-6任一项所述的阵列基板,其中,所述第一公共走线部沿所述第一方向延伸,且穿过所述像素电极在所述衬底的正投影的中心区域。
8.如权利要求1-6任一项所述的阵列基板,其中,所述第一公共走线部在所述衬底的正投影,与所述像素电极的一个所述第一边所在边缘区域在所述衬底的正投影交叠,所述第一公共走线部与所述第二公共走线部形成一侧开口的u型图案。
9.如权利要求8所述的阵列基板,其中,两个所述第二公共走线部、所述第三公共走线部所围成的图案开口朝向,与所述第一公共走线部、所述第一公共走线部两侧的所述第二公共走线部围成的图案开口朝向相同。
10.如权利要求9所述的阵列基板,其中,所述像素电极具有与一侧所述栅线相对的第一侧,以及与另一侧所述栅线相对的第二侧;所述第一侧与所述第一公共走线部的开口位于同一侧;
11.如权利要求1-6任一项所述的阵列基板,其中,所述第一公共走线部在所述衬底的正投影,与所述像素电极的两个所述第一边所在边缘区域在所述衬底的正投影交叠,所述第一公共走线部与所述第二公共走线部组成闭合环状图案。
12.如权利要求8-11任一项所述的阵列基板,其中,所述像素电极包括:沿所述第一方向依次分布的多个子像素电极部;所述子像素电极部具有第一狭缝结构。
13.如权利要求12所述的阵列基板,其中,所述多个子像素电极部包括:沿所述第一方向依次分布的第一子像素电极部,第二子像素电极部,第三子像素电极部,以及第四子像素电极部;
14.如权利要求13所述的阵列基板,其中,所述像素电极还包括:位于相邻所述子像素电极部之间、沿所述第二方向延伸的第二狭缝结构。
15.如权利要求7或8所述的阵列基板,其中,所述像素电极在所述衬底的正投影,至少覆盖部分所述栅线在所述衬底的正投影。
16.如权利要求15所述的阵列基板,其中,所述显示基板还包括:位于所述数据线与所述像素电极之间的有机绝缘层。
17.如权利要求2-16任一项所述的阵列基板,其中,所述第一数据部在所述第一方向上的宽度,大于所述第二数据部在所述第一方向上的宽度。
18.如权利要求1-17任一项所述的阵列基板,其中,所述多个像素电极包括:沿所述第一方向延伸且沿所述第二方向依次排布的多个像素行,以及沿所述第二方向且沿所述第一方向依次排布的多个像素列;
19.一种显示面板,其中,包括如权利要求1-18任一项所述的阵列基板,还包括与所述阵列基板相对设置的对向基板,所述对向基板设置有公共电极层,所述公共走线与所述公共电极层加载的信号相同。
20.如权利要求19所述的显示面板,其中,所述对向基板还设置有隔垫物,所述第一数据部在所述衬底的正投影覆盖所述隔垫物在所述衬底的正投影。
21.如权利要求19所述的显示面板,其中,所述对向基板还设置有隔垫物,所述隔垫物在所述衬底的正投影,位于所述第二数据部在所述衬底的正投影的一侧,且所述隔垫物在所述衬底的正投影,与所述搭接电极在所述衬底的正投影具有交叠区域。
22.如权利要求21所述的显示面板,其中,所述隔垫物在所述衬底的正投影,与晶体管在所述衬底的正投影分别位于所述数据线的不同侧。
23.如权利要求19-22任一项所述的显示面板,其中,所述阵列基板、所述对向基板中的至少一者设置有配向膜层,所述配向膜层包括与所述像素电极对应的像素配向区域,所述像素配向区域包括四个子配向区域,至少两个所述子配向区域的配向方向不同。
24.一种显示装置,其中,包括如权利要求19-23任一项所述的显示面板。